Intel Cyclone 10 GX Device Errata Guida per l'utente
Errata del dispositivo Intel® Cyclone® 10 GX
Questo foglio di errata fornisce informazioni sui problemi noti del dispositivo che interessano i dispositivi Intel® Cyclone® 10 GX. La tabella seguente elenca i problemi specifici del dispositivo e i dispositivi Intel Cyclone 10 GX interessati.
Tabella 1. Problemi del dispositivo
Problema | Dispositivi interessati | Correzione pianificata |
Inversione automatica della polarità della corsia per PCIe Hard IP a pagina 4 | Tutti i dispositivi Intel Cyclone 10 GX | Nessuna correzione pianificata |
Corrente VCCBAT alta quando VCC è spento a pagina 5 | Tutti i dispositivi Intel Cyclone 10 GX | Nessuna correzione pianificata |
Guasto sulla riga Y59 quando si utilizza il controllo di ridondanza ciclico di rilevamento errori (EDCRC) o la riconfigurazione parziale (PR) a pagina 6 | Tutti i dispositivi Intel Cyclone 10 GX | Nessuna correzione pianificata |
L'uscita GPIO potrebbe non soddisfare la terminazione in serie su chip (Rs OCT) senza specifica di tolleranza della resistenza di calibrazione o aspettativa di forza corrente a pagina 7 | Tutti i dispositivi Intel Cyclone 10 GX | Nessuna correzione pianificata |
Inversione automatica della polarità della corsia per PCIe Hard IP
Per i sistemi aperti Intel Cyclone 10 GX PCIe Hard IP in cui non si controllano entrambe le estremità del collegamento PCIe, Intel non garantisce l'inversione automatica della polarità della corsia con la configurazione Gen1x1, la configurazione tramite protocollo (CvP) o la modalità Autonomous Hard IP. Il collegamento potrebbe non essere addestrato correttamente o potrebbe essere addestrato a una larghezza inferiore a quella prevista. Non è prevista alcuna soluzione alternativa o correzione.
Per tutte le altre configurazioni, fare riferimento alla soluzione alternativa seguente.
Soluzione alternativa
Fare riferimento al database della conoscenza nei collegamenti correlati di seguito per i dettagli su come risolvere questo problema.
Stato
Riguarda: tutti i dispositivi Intel Cyclone 10 GX.
Stato: nessuna correzione pianificata.
Informazioni correlate
Banca dati della conoscenza
Alta corrente VCCBAT quando VCC è spento
Se si spegne VCC quando VCCBAT rimane acceso, VCCBAT potrebbe assorbire una corrente maggiore del previsto.
Se si utilizza la batteria per mantenere le chiavi di sicurezza volatili quando il sistema non è acceso, la corrente VCCBAT potrebbe arrivare fino a 120 µA, con conseguente riduzione della durata della batteria.
Soluzione alternativa
Contatta il fornitore della batteria per valutare l'impatto sul periodo di conservazione della batteria utilizzata sulla scheda.
Non vi è alcun impatto se si collega il VCCBAT alla barra di alimentazione di bordo.
Stato
Riguarda: tutti i dispositivi Intel Cyclone 10 GX
Stato: nessuna correzione pianificata.
Guasto sulla riga Y59 quando si utilizza il controllo di ridondanza ciclico di rilevamento errori (EDCRC) o la riconfigurazione parziale (PR)
Quando è abilitata la funzione di controllo della ridondanza ciclica di rilevamento degli errori (EDCRC) o di riconfigurazione parziale (PR), è possibile riscontrare un output imprevisto da componenti con clock come flip-flop o DSP o M20K o LUTRAM che si trovano nella riga 59 in Intel Cyclone 10 GX dispositivi.
Questo guasto è sensibile alla temperatura e al voltage.
Il software Intel Quartus® Prime versione 18.1.1 e successive visualizza il seguente messaggio di errore:
- Nell'edizione standard di Intel Quartus Prime:
- Info (20411): Rilevato utilizzo di EDCRC. Per garantire un funzionamento affidabile di queste funzionalità sul dispositivo di destinazione, alcune risorse del dispositivo devono essere disabilitate.
- Errore (20412): è necessario creare un'assegnazione della planimetria per bloccare le risorse del dispositivo nella riga Y=59 e garantire un funzionamento affidabile con EDCRC. Utilizzare la finestra Regioni Logic Lock (Standard) per creare una regione riservata vuota con origine X0_Y59, altezza = 1 e larghezza = <#>. Inoltre, riview tutte le regioni Logic Lock (Standard) esistenti che si sovrappongono a quella riga e assicurano che tengano conto delle risorse del dispositivo inutilizzate.
- Nell'edizione Intel Quartus Prime Pro:
- Info (20411): rilevamento dell'utilizzo di PR e/o EDCRC. Per garantire un funzionamento affidabile di queste funzionalità sul dispositivo di destinazione, alcune risorse del dispositivo devono essere disabilitate.
- Errore (20412): è necessario creare un'assegnazione della planimetria per bloccare le risorse del dispositivo nella riga Y59 e garantire un funzionamento affidabile con PR e/o EDCRC.
Utilizzare la finestra Logic Lock Regions per creare un'area riservata vuota o aggiungere set_instance_assignment -name EMPTY_PLACE_REGION "X0 Y59 X<#> Y59-R:C-empty_region" -to | direttamente alle impostazioni di Quartus File (.qsf). Inoltre, riview tutte le regioni Logic Lock esistenti che si sovrappongono a quella riga e assicurano che tengano conto delle risorse del dispositivo inutilizzate.
Nota: Le versioni del software Intel Quartus Prime 18.1 e precedenti non segnalano questi errori.
Soluzione alternativa
Applicare l'istanza della regione di blocco logica vuota nelle impostazioni di Quartus Prime File (.qsf) per evitare l'uso della riga Y59. Per ulteriori informazioni, fare riferimento alla base di conoscenza corrispondente.
Stato
Riguarda: tutti i dispositivi Intel Cyclone 10 GX
Stato: nessuna correzione pianificata.
L'uscita GPIO potrebbe non soddisfare la terminazione in serie su chip (Rs OCT) senza specifica di tolleranza della resistenza di calibrazione o aspettativa di forza corrente
Descrizione
L'impedenza di pull-up GPIO potrebbe non soddisfare la terminazione in serie su chip (Rs OCT) senza le specifiche di tolleranza della resistenza di calibrazione menzionate nella scheda tecnica del dispositivo Intel Cyclone 10 GX. Durante l'utilizzo della selezione dell'intensità corrente, il buffer di output GPIO potrebbe non soddisfare l'intensità corrente prevista a VOH voltage livello durante la guida HIGH.
Soluzione alternativa
Abilita la terminazione in serie su chip (Rs OCT) con la calibrazione nel tuo progetto.
Stato
Riguarda: tutti i dispositivi Intel Cyclone 10 GX
Stato: nessuna correzione pianificata.
Cronologia delle revisioni del documento per l'errata del dispositivo Intel Cyclone 10 GX e le linee guida di progettazione
Versione del documento | Cambiamenti |
2022.08.03 | Aggiunto un nuovo errore: l'uscita GPIO potrebbe non soddisfare la terminazione della serie su chip (Rs OCT) senza la specifica di tolleranza della resistenza di calibrazione o l'aspettativa di forza corrente. |
2020.01.10 | Aggiunto un nuovo erratum: errore sulla riga Y59 quando si utilizza il controllo di ridondanza ciclico di rilevamento errori (EDCRC) o la riconfigurazione parziale (PR). |
2017.11.06 | Versione iniziale. |
Società Intel. Tutti i diritti riservati. Intel, il logo Intel e altri marchi Intel sono marchi di Intel Corporation o delle sue consociate. Intel garantisce le prestazioni dei suoi prodotti FPGA e semiconduttori in base alle specifiche correnti in conformità con la garanzia standard di Intel, ma si riserva il diritto di apportare modifiche a qualsiasi prodotto e servizio in qualsiasi momento senza preavviso. Intel non si assume alcuna responsabilità derivante dall'applicazione o dall'uso di informazioni, prodotti o servizi qui descritti, salvo quanto espressamente concordato per iscritto da Intel. Si consiglia ai clienti Intel di ottenere la versione più recente delle specifiche del dispositivo prima di fare affidamento su qualsiasi informazione pubblicata e prima di effettuare ordini per prodotti o servizi.
Altri nomi e marchi potrebbero essere rivendicati come proprietà di terzi.
Documenti / Risorse
![]() |
Errata del dispositivo Intel Cyclone 10 GX [pdf] Guida utente Errata dispositivo Cyclone 10 GX, Errata dispositivo Cyclone 10 GX, Errata |