Intel FPGA Download Cable II Collegamento a spina
Configurazione del cavo di download Intel® FPGA II
Attenzione: il nome del cavo di download è cambiato in Intel® FPGA Download Cable II. Alcuni file i nomi possono ancora riferirsi a USB-Blaster II.
Attenzione: Salvo diversa indicazione, qualsiasi utilizzo dei termini "cavo" o "cavo di download" si riferirà specificamente a Intel FPGA Download Cable II.
Il cavo di download Intel FPGA II interfaccia una porta USB su un computer host a un FPGA Intel montato su una scheda a circuito stampato. L'Intel FPGA Download Cable II invia i dati dal PC host a un'intestazione standard a 10 pin collegata all'FPGA. È possibile utilizzare Intel FPGA Download Cable II per quanto segue:
- Scarica in modo iterativo i dati di configurazione su un sistema durante la prototipazione
- Programmare i dati nel sistema durante la produzione
- Programmazione di chiavi e fusibili Advanced Encryption Standard (AES).
Dispositivi e sistemi supportati
È possibile utilizzare Intel FPGA Download Cable II per scaricare i dati di configurazione sui seguenti dispositivi:
- FPGA Intel Stratix® serie
- FPGA Intel serie Cyclone®
- CPLD Intel serie MAX®
- FPGA Intel serie Arria®
È possibile eseguire la programmazione interna del sistema dei seguenti dispositivi:
- Dispositivi di configurazione avanzata EPC4, EPC8 ed EPC16
- Dispositivi di configurazione seriale EPCS1, EPCS4, EPCS16, EPCS64 e EPCS/Q128, EPCQ256, EPCQ-L e EPCQ512
Intel FPGA Download Cable II supporta i sistemi di destinazione che utilizzano quanto segue:
- 5.0 V TTL, 3.3 V LVTTL/LVCMOS
- Standard I/O single-ended da 1.5 V a 3.3 V
Requisiti della fonte di alimentazione
- 5.0 V dal cavo di download Intel FPGA II
- Tra 1.5 V e 5.0 V dal circuito di destinazione
Requisiti software e supporto
- Windows 7/8/10 (32 bit e 64 bit)
- Windows XP (32 bit e 64 bit)
- Windows Server 2008 R2 (64 bit)
- Piattaforme Linux come Red Hat Enterprise 5
Nota:
Utilizzare il software Intel Quartus® Prime versione 14.0 o successiva per configurare il dispositivo. Intel Quartus Prime versione 13.1 supporta la maggior parte delle funzionalità di Intel FPGA Download Cable II. Se utilizzi questa versione, installa la patch più recente per la piena compatibilità. Il cavo di download Intel FPGA II supporta anche i seguenti strumenti:
- Programmatore Intel Quartus Prime (e versione standalone)
- Analizzatore logico Intel Quartus Prime Signal Tap II (e versione standalone)
- JTAG e strumenti di debug supportati da JTAG Server. Per esampon:
- Console di sistema
- Debug Nios® II
- Debugger Arm* DS-5
Installazione del cavo di download Intel FPGA II per configurazione o programmazione
- Scollegare il cavo di alimentazione dal circuito stampato.
- Collegare il cavo di download Intel FPGA II alla porta USB del computer e alla porta del cavo di download.
- Collegare il cavo di download Intel FPGA II all'intestazione a 10 pin sulla scheda del dispositivo.
- Ricollegare il cavo di alimentazione per ricollegare l'alimentazione alla scheda del circuito.
Il cavo di download Intel FPGA II
Nota:
Per le dimensioni della spina e dell'intestazione, i nomi dei pin e le condizioni operative, vedere il capitolo Specifiche del cavo di download Intel FPGA II.
Informazioni correlate
Specifiche del cavo di download Intel FPGA II a pagina 8
Installazione del driver Intel FPGA Download Cable II su sistemi Windows 7/8/10
È necessario disporre dei privilegi di amministratore del sistema (amministratore) per installare i driver del cavo di download. I driver del cavo di download sono inclusi nell'installazione del software Intel Quartus Prime. Prima di iniziare l'installazione, verifica che il driver del cavo di download si trovi nella tua directory: \ \driver\usb-blaster-ii.
- Collega il cavo di download alla porta USB del tuo computer. Al primo collegamento, viene visualizzato un messaggio che informa che il software del driver del dispositivo non è stato installato correttamente.
- Da Gestione dispositivi di Windows, individua Altri dispositivi e fai clic con il pulsante destro del mouse su USB-BlasterII in alto.
È necessario installare i driver per ciascuna interfaccia: uno per JTAG interfaccia e uno per l'interfaccia della console di sistema. - Nel menu di scelta rapida, fare clic su Aggiorna software driver. Viene visualizzata la finestra di dialogo Aggiorna driver software - USB BlasterII. 1. Configurazione del cavo di download Intel® FPGA II 683719 | 2019.10.23 Invia
- Fare clic su Cerca il software del driver nel computer per continuare.
- Fare clic su Sfoglia... e individuare la posizione del driver sul sistema: \ \driver\usb-blaster-ii. Fare clic su OK.
- Fare clic su Avanti per installare il driver.
- Fare clic su Installa quando viene chiesto se si desidera installare. Ora dovresti avere un JTAG cavo visualizzato in Gestione dispositivi.
- Ora installa il driver per l'altra interfaccia. Torna al passaggio 2 e ripeti la procedura per gli altri dispositivi di download via cavo. Al termine, avrai aggiunto USB-Blaster II (JTAG interfaccia) sotto JTAG cavi.
Installazione del driver Intel FPGA Download Cable II su sistemi Linux
Per Linux, il cavo di download supporta Red Hat Enterprise 5, 6 e 7. Per accedere al cavo, il software Intel Quartus Prime utilizza i driver USB Red Hat integrati, l'USB file sistema (usbfs). Per impostazione predefinita, root è l'unico utente autorizzato a utilizzare usbfs. È necessario disporre dei privilegi di amministrazione del sistema (root) per configurare i driver Intel FPGA Download Cable II.
- Crea un file denominato /etc/udev/rules.d/51-usbblaster.rules e aggiungere le seguenti righe. (Le regole file potrebbe già esistere se hai installato una versione precedente.)
- Red Hat Enterprise 5 e versioni successive Intel FPGA Download Cable II
SOTTOSISTEMI==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6010″, MODALITÀ=”0666″
SOTTOSISTEMI==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6810″, MODALITÀ=”0666″
Attenzione: Dovrebbero esserci solo tre righe in questo file, uno che inizia con un commento e due che iniziano con BUS. Non aggiungere ulteriori interruzioni di riga alle .rules file.
- Red Hat Enterprise 5 e versioni successive Intel FPGA Download Cable II
- Completa l'installazione configurando l'hardware di programmazione nel software Intel Quartus Prime. Vai alla sezione "Configurazione dell'hardware Intel FPGA Download Cable II con il software Intel Quartus Prime".
Per ulteriori informazioni sull'installazione del driver del cavo di download, fare riferimento alla pagina Informazioni sui driver del cavo e dell'adattatore.
Informazioni correlate
- Configurazione dell'hardware Intel FPGA Download Cable II con il software Intel Quartus Prime a pagina 7
- Informazioni sui driver dei cavi e degli adattatori
Installazione del driver Intel FPGA Download Cable II su sistemi Windows XP
È necessario disporre dei privilegi di amministratore del sistema (amministratore) per installare il driver del cavo di download. I driver del cavo di download sono inclusi nell'installazione del software Intel Quartus Prime. Prima di iniziare l'installazione, verifica che il driver del cavo di download si trovi nella tua directory: \ \driver\usb-blasterii.
Configurazione dell'hardware Intel FPGA Download Cable II con il software Intel Quartus Prime
- Avvia il software Intel Quartus Prime.
- Dal menu Strumenti, fare clic su Programmatore.
- Fare clic su Configurazione hardware.
- Fare clic sulla scheda Impostazioni hardware.
- Dall'elenco Hardware attualmente selezionato, selezionare Intel FPGA Download Cable II.
- Fare clic su Chiudi.
- Nell'elenco Modalità, scegliere una modalità di programmazione appropriata. La tabella seguente descrive ciascuna modalità.
Modalità di programmazione
Modalità | Descrizione della modalità |
Gruppo di azione di test congiunto (JTAG) | Programma o configura tutti i dispositivi supportati dal software Quartus Prime tramite JTAG programmazione. |
Programmazione in presa | Non supportato da Intel FPGA Download Cable II. |
Programmazione seriale passiva | Configura tutti i dispositivi supportati dal software Quartus Prime esclusi i dispositivi di configurazione avanzata (EPC) e i dispositivi di configurazione seriale (EPCS/Q). |
Programmazione seriale attiva | Programma un singolo dispositivo EPCS1, EPCS4, EPCS16, EPCS64, EPCS/Q128, EPCQ256, EPCQ-L e EPCQ512. |
Per informazioni dettagliate sull'utilizzo del programmatore Quartus Prime, fare riferimento alla Guida per l'utente di Intel Quartus Prime Pro Edition: Programmatore o alla Guida per l'utente di Intel Quartus Prime Standard Edition: Programmatore.
Informazioni correlate
- Guida per l'utente di Intel Quartus Prime Pro Edition: programmatore
- Guida per l'utente Intel Quartus Prime Standard Edition: programmatore
Specifiche del cavo di download Intel FPGA II
Voltage Requisiti
Il pin Intel FPGA Download Cable II VCC(TRGT) deve essere collegato a uno specifico voltage per il dispositivo in fase di programmazione. Collegare i resistori di pull-up allo stesso alimentatore del cavo di download Intel FPGA II: VCC(TRGT).
Cavo di download Intel FPGA II VCC(TRGT) Pin voltage Requisiti
Famiglia di dispositivi | Cavo di download Intel FPGA II VCC voltage Richiesto |
Aria GX | Come precisa VCCSEL |
Arria II GX | Come precisa VCCPD o V.CCIO della Banca 8C |
Arria V | Come precisa VCCPD Banca 3A |
Intel Aria 10 | Come precisa VCCPGM o V.CCIO |
Ciclone III | Come precisa VCCA o V.CCIO |
Ciclone IV | Come precisa VCCIO. Banco 9 per Cyclone IV GX e Banco 1 per dispositivi Cyclone IV E. |
Ciclone V | Come precisa VCCPD Banca 3A |
EPC4, EPC8, EPC16 | 3.3 Volt |
EPCS1, EPCS4, EPCS16, EPCS64, EPCS128 | 3.3 Volt |
EPCS/Q16, EPCS/Q64, EPCS/Q128, EPCQ256, EPCQ512 | 3.3 Volt |
EPCQ-L | 1.8 Volt |
MASSIMO II, MASSIMO V | Come precisa VCCIO della banca 1 |
Intel MAX10 | Come precisa VCCIO |
Stratix II, Stratix II GX | Come precisa VCCSEL |
Stratige III, Stratige IV | Come precisa VCCPGM o V.CCPD |
Stratice V | Come precisa VCCPD Banca 3A |
Collegamento cavo-scheda
Un cavo USB standard si collega alla porta USB del dispositivo.
Diagramma a blocchi del cavo di download Intel FPGA II
Collegamento a spina del cavo di download Intel FPGA II
La spina femmina a 10 pin si collega a un connettore maschio a 10 pin sul circuito stampato contenente il dispositivo di destinazione.
Cavo di download Intel FPGA II connettore femmina a 10 pin Dimensioni: pollici e millimetri
Dimensione del cavo di download Intel FPGA II: pollici e millimetri
Nomi dei segnali della spina femmina a 10 pin II e modalità di programmazione
Spillo | Modalità seriale attiva (AS). | Modalità seriale passiva (PS). | JTAG Modalità | |||
Nome del segnale | Descrizione | Nome del segnale | Descrizione | Nome del segnale | Descrizione | |
1 | DCLK | Configurazione Orologio | DCLK | Configurazione Orologio | TCK | Orologio di prova |
2 | Terra | Massa del segnale | Terra | Massa del segnale | Terra | Massa del segnale |
3 | CONF_FATTO | Configurazione eseguita | CONF_FATTO | Configurazione eseguita | TDO | Test di output dei dati |
4 | VCC(TRGT) | Alimentazione di destinazione | VCC(TRGT) | Alimentazione di destinazione | VCC(TRGT) | Alimentazione di destinazione |
5 | nCONFIG | Controllo della configurazione | nCONFIG | Controllo della configurazione | Stimolazione magnetica | Modalità di prova Selezionare Ingresso |
6 | nCE | Abilitazione del chip di destinazione | – | – | PROC_RST | Ripristino del processore |
7 | DATI FUORI | Uscita dati seriali attivi | nSTATO | Stato di configurazione | – | – |
8 | NCS | Selezione del chip del dispositivo di configurazione seriale | NCS | Selezione del chip del dispositivo di configurazione seriale | – | – |
9 | ASDI | Dati seriali attivi in | DATI0 | Dati seriali passivi in | TDI | Inserimento dati di prova |
10 | Terra | Massa del segnale | Terra | Massa del segnale | Terra | Massa del segnale |

Simbolo | Parametro | Condizioni | Minimo | Massimo | Unità |
VCC(TRGT) | Rifornimento bersaglio voltage | Rispetto al suolo | –0.5 | 6.5 | V |
VCC (USB) | Alimentazione USB volumetage | Rispetto al suolo | –0.5 | 6.0 | V |
continua… |
Simbolo | Parametro | Condizioni | Minimo | Massimo | Unità |
II | Corrente di ingresso lato target | Perno 7 | –100.0 | 100.0 | mA |
II(USB) | Corrente di alimentazione USB | V-BUS | – | 200.0 | mA |
Io | Corrente di uscita lato target | Pin: 1, 5, 6, 8, 9 | –50.0 | 50.0 | mA |
Cavo di download Intel FPGA II Condizioni operative consigliate
Simbolo | Parametro | Condizioni | Minimo | Massimo | Unità |
VCC(TRGT) | Rifornimento bersaglio voltage, funzionamento a 5.0 V | — | 4.75 | 5.25 | V |
Rifornimento bersaglio voltage, funzionamento a 3.3 V | — | 3.0 | 3.6 | V | |
Rifornimento bersaglio voltage, funzionamento a 2.5 V | — | 2.375 | 2.625 | V | |
Rifornimento bersaglio voltage, funzionamento a 1.8 V | — | 1.71 | 1.89 | V | |
Rifornimento bersaglio voltage, funzionamento a 1.5 V | — | 1.43 | 1.57 | V |
Condizioni operative di Intel FPGA Download Cable II DC
Simbolo | Parametro | Condizioni | Minimo | Massimo | Unità |
VIH | Ingresso ad alto livello voltage | VCC(TRGT) >= 2.0 V | 0.7 x VCC (TRGT) | — | V |
Ingresso ad alto livello voltage | VCC(TRGT) < 2.0 V | 0.65 x VCC (TRGT) | — | V | |
VIOLENZA | Ingresso di basso livello voltage | VCC(TRGT) >= 2.0 V | — | 0.3 x VCC(TRG
T) |
V |
Ingresso di basso livello voltage | VCC(TRGT) >= 2.0 V | — | 0.2 x VCC(TRG
T) |
V | |
VOH | 5.0 V uscita ad alto livello voltage | VCC(TRGT) = 4.5 V, IOH = -32mA | 3.8 | — | V |
3.3 V uscita ad alto livello voltage | VCC(TRGT) = 3.0 V, IOH = -24mA | 2.4 | — | V | |
2.5 V uscita ad alto livello voltage | VCC(TRGT) = 2.3 V, IOH = -12mA | 1.9 | — | V | |
1.8 V uscita ad alto livello voltage | VCC(TRGT) = 1.65 V, IOH = -8mA | 1.2 | — | V | |
1.5 V uscita ad alto livello voltage | VCC(TRGT) = 1.4 V, IOH = -6mA | 1.0 | — | V | |
VOL | 5.0 V uscita a basso livello voltage | VCC(TRGT) = 4.5 V, IOL = 32 mA | — | 0.55 | V |
3.3 V uscita a basso livello voltage | VCC(TRGT) = 3.0 V, IOL = 24 mA | — | 0.55 | V | |
2.5 V uscita a basso livello voltage | VCC(TRGT) = 2.3 V, IOL = 12 mA | — | 0.3 | V | |
1.8 V uscita a basso livello voltage | VCC(TRGT) = 1.65 V, IOL = 8 mA | — | 0.45 | V | |
1.5 V uscita a basso livello voltage | VCC(TRGT) = 1.4 V, IOL = 6 mA | — | 0.3 | V | |
CCI(TRGT) | Corrente di esercizio (senza carico) | VCC(TRGT)=5.5 V | — | 316 | uA |
JTAG Vincoli temporali e forme d'onda
Forma d'onda temporale per JTAG Segnali (dalla prospettiva del dispositivo di destinazione)
JTAG Vincoli temporali per il dispositivo di destinazione
Simbolo | Parametro | Minimo | Massimo | Unità |
tJCP | Periodo dell'orologio TCK | 41.67 | — | ns |
tJCH | Tempo massimo dell'orologio TCK | 20.83 | — | ns |
tJCL | Tempo basso dell'orologio TCK | 20.83 | — | ns |
tJPCO | JTAG porta l'orologio a JTAG Uscita intestazione | — | 5.46 (2.5V)
2.66 (1.5V) |
ns |
continua… |
Simbolo | Parametro | Minimo | Massimo | Unità |
tJPSU_TDI | JTAG tempo di configurazione della porta (TDI) | — | 24.42 | ns |
tJPSU_TMS | JTAG tempo di configurazione della porta (TMS) | — | 26.43 | ns |
tJPH | JTAG tempo di attesa in porto | — | 17.25 | ns |
La temporizzazione simulata si basa su un modello di temporizzazione lenta, che è l'ambiente dello scenario peggiore. Per JTAG informazioni sui tempi, fare riferimento alla relativa scheda tecnica del dispositivo.
Intel FPGA Download Cable II Vincoli temporali
- Modifica della frequenza TCK a pagina 14
- Documentazione: Schede tecniche
Modifica della frequenza TCK
L'Intel FPGA Download Cable II ha una frequenza TCK predefinita di 24 MHz. Laddove l'integrità del segnale e la temporizzazione impediscano il funzionamento a 24 MHz, modificare la frequenza TCK del cavo di download:
- Apri l'interfaccia della riga di comando con la directory bin di Intel Quartus Prime nel tuo percorso (ad esample, C:\ \ \quarto\bin64).
- Digitare il seguente comando per modificare la frequenza TCK:
- è il cavo di download da modificare.
- è la frequenza TCK desiderata. Utilizza una delle seguenti tariffe supportate:
- 4 MHz
- 16 MHz
- 6 MHz
- 24/n MHz (tra 10 KHz e 6 MHz, dove n rappresenta un numero intero)
- è il prefisso dell'unità per la frequenza (es. M per MHz).
Regolazione automatica della frequenza TCK per cavo di download Intel FPGA II
La regolazione automatica della frequenza TCK è una nuova funzionalità implementata nella versione Intel Quartus Prime 19.1 Pro per Intel FPGA Download Cable II . Questa funzione offre praticità e previene l'impostazione errata della frequenza TCK che potrebbe causare un guasto del dispositivo più lento durante JTAG operazione. La funzione di regolazione automatica è abilitata come impostazione predefinita. Per disabilitare la funzione di regolazione automatica, puoi utilizzare l'interfaccia della riga di comando o la GUI del programmatore. Lo stato della funzione viene ripristinato al valore predefinito (abilitato) quando il cavo viene ricollegato o il connettore JTAG il server viene riavviato. La funzione di regolazione automatica applica sempre la frequenza ottimale che può supportare sull'attuale JTAG catena basata sui test BYPASS. Se è stata specificata una frequenza TCK, la funzione di regolazione automatica si interrompe alla frequenza TCK specificata a condizione che i test BYPASS stiano superando la frequenza. In caso contrario, la funzione di regolazione automatica continua e si interrompe a una frequenza inferiore superata dai test BYPASS. Questa nuova funzionalità è applicabile solo quando sia Intel Quartus Prime che JTAG server sono nella versione 19.1. Se usi Intel Quartus Prime 19.1 con un vecchio JTAG server (prima della versione 19.1), la funzione di regolazione automatica non è disponibile.
Nota: La regolazione automatica della frequenza TCK è progettata sulla base dell'hard JTAG catena di scansione. Per il virtuale JTAG catena di scansione, la frequenza TCK dopo la regolazione automatica potrebbe ancora richiedere un'ulteriore regolazione da parte dell'utente per JTAG operazione.
GUI del programmatore
Viene aggiunta una casella di controllo nella finestra di dialogo "Impostazione hardware" del programmatore per attivare/disattivare la funzione di regolazione della frequenza. La casella di controllo è abilitata quando è disponibile la funzione di regolazione automatica della frequenza. In caso contrario, è disattivato. Se la funzione di regolazione automatica della frequenza è abilitata, un nuovo valore di frequenza TCK regolato verrà mostrato nella finestra di messaggio della GUI del programmatore.
GUI del programmatore (Impostazioni hardware → Scheda Impostazioni hardware)
Informazioni aggiuntive
- Impostazioni di Windows errate o qualche problema sconosciuto con il driver Intel FPGA Download Cable II
- La versione di JTAGsoftware correlati come Jtagconfig o Jtagserver non corrisponde alla versione del software Intel Quartus Prime
- La versione del driver Intel FPGA Download Cable II è vecchia, non corretta o danneggiata
- Aprire un prompt dei comandi del sistema operativo Windows
- Eseguire il seguente comando:
- Se la versione nel messaggio non corrisponde alla versione di Intel Quartus Prime in uso, è necessario modificare le variabili di sistema dell'utente per il proprio account Windows o le variabili di sistema.
- Vai a \quartus\bin64 per Intel Quartus Prime. Vai a \qprogrammatore\bin64 o \qprogrammer\quartus\bin64 per lo strumento Intel Quartus Prime Programmer.
- Eseguire il comando seguente: qreg.exe –force –jtag –setqdir
- Intel consiglia di verificare le variabili di ambiente utilizzando la procedura di impostazione manuale spiegata nella sezione seguente.
Impostazione manuale
- Apri la finestra Variabili d'ambiente del sistema operativo Windows Impostazioni di Windows > Digita "Ambiente" nell'area di ricerca > Scegli Modifica le variabili d'ambiente di sistema
- Verifica se la variabile Path ha %QUARTUS_ROOTDIR%\bin64 in Variabili di sistema o Variabili utente per il tuo account. Se non è presente, aggiungi %QUARTUS_ROOTDIR%\bin64
- Controlla se la variabile QUARTUS_ROOTDIR si trova nel percorso corretto che la cartella bin64 individua Directory per Intel Quartus Prime: \quartus Directory per lo strumento di programmazione Intel Quartus Prime: < Cartella di installazione di Quartus Prime Programmer>\qprogrammer o < Directory di installazione di Quartus Prime Programmer>\qprogrammer\quartus
- Se noti queste variabili in entrambe le variabili di sistema o le variabili utente per il tuo account, Intel consiglia di eliminarne una.
- Riavvia il computer e controlla la versione di jtagconfig utilizzando i passaggi 1 e 2
Jtagssempre Impostazione
- Apri il prompt dei comandi del sistema operativo Windows
- Eseguire il comando seguente: jtagconfig –serverinfo L'esampil messaggio di output è Installato JTAG il server è ' \quartus \bin64\jtagserver.exe' Il server dei rapporti di Service Manager è in esecuzione Percorso dei rapporti del server: \quartus \bin64\jtagserver.exe Server riporta la versione: Versione 18.1.1 Build 646 04/11/2019 SJ Standard Edition I client remoti sono disabilitati (nessuna password)
- Impostare correttamente le variabili di ambiente seguendo i passaggi descritti in jtagconfig version setting nelle sezioni precedenti.
- Esegui i seguenti comandi
- Riavvia il computer
Installa/reinstalla il driver Intel FPGA Download Cable II
- Collega il cavo di download Intel FPGA o il cavo di download Intel FPGA II
- Apri la finestra Gestione dispositivi del sistema operativo Windows Impostazioni Windows> Digita "Gestione dispositivi" nell'area di ricerca> Scegli Gestione dispositivi
- Trova Intel FPGA Download Cable II sotto JTAG cavi o cavo di download Intel FPGA sotto controller Universal Serial Bus
- Scegli il cavo di download Intel FPGA o il cavo di download Intel FPGA II
- Fare clic con il tasto destro e scegliere Disinstalla dispositivo dal menu contestuale
- Abilita Elimina il software del driver per questo dispositivo e fai clic su Disinstalla
- Se vedi un altro cavo di download Intel FPGA o un altro cavo di download Intel FPGA II, disinstallalo anche tu
- Reinstallare i driver seguendo i passaggi nella sezione Procedura di risoluzione dei problemi di Windows per Intel FPGA Download Cable II a pagina 18
Procedura di risoluzione dei problemi per errore durante la scansione dell'hardware Nessun dispositivo
Potresti visualizzare questo errore quando colleghi più cavi di download al tuo computer ed esegui jtagcomando di configurazione. Errore durante la scansione dell'hardware – Nessun dispositivo Il computer impiega un certo tempo limitato per completare l'enumerazione dei dispositivi USB dopo aver collegato i dispositivi USB. Più dispositivi USB sono collegati, più tempo è necessario per l'enumerazione dei dispositivi USB. L'errore di cui sopra si verifica quando jtagIl comando config viene eseguito prima che il computer termini l'enumerazione del dispositivo USB per riconoscere tutti i cavi di download collegati. L'errore sembra verificarsi solo quando jtagIl comando config viene eseguito subito dopo aver collegato più cavi di download
Procedura di risoluzione dei problemi
È necessario attendere un po' finché il computer non completa l'enumerazione del dispositivo USB dopo aver collegato il cavo di download Intel FPGA II. È possibile utilizzare Gestione dispositivi su Windows o il comando lsusb su Linux per verificare se il cavo di download Intel FPGA II è riconosciuto sul computer. Per Windows: aprire Gestione dispositivi e verificare se Intel FPGA Download Cable II (JTAG interfaccia) sotto JTAG sono elencati i cavi o il cavo di download Intel FPGA sotto il controller Universal Serial Bus. Per Linux: aprire una shell dei comandi, digitare lsusb e verificare se è elencato il dispositivo con ID 09fb:6001, 09fb:6002, 09fb:6003, 09fb:6010 o 09fb:6810.
Dichiarazioni di certificazione
Conformità RoHS
La tabella seguente elenca le sostanze pericolose incluse con Intel FPGA Download Cable II. Un valore pari a 0 indica che la concentrazione della sostanza pericolosa in tutti i materiali omogenei nelle parti è inferiore alla soglia pertinente come specificato dalla norma SJ/T11363-2006.
Sostanze pericolose e concentrazione
Nome della parte | Piombo (Pb) | Cadmio (CD) | Cromo esavelento (Cr6+) | Mercurio (Hg) | Polibromurato d bifenili (PBB) | Polibromurato d difenil eteri (PBDE) |
Componenti elettronici | 0 | 0 | 0 | 0 | 0 | 0 |
Circuito popolato | 0 | 0 | 0 | 0 | 0 | 0 |
Processo di fabbricazione | 0 | 0 | 0 | 0 | 0 | 0 |
Imballaggio | 0 | 0 | 0 | 0 | 0 | 0 |
Certificazione USB 2.0
Questo prodotto è certificato USB 2.0.
Conformità CE EMI Attenzione
Questo prodotto viene consegnato conforme agli standard pertinenti imposti dalla Direttiva 2004/108/CE. A causa della natura dei dispositivi a logica programmabile, è possibile per l'utente di questo prodotto modificarlo in modo tale da generare interferenze elettromagnetiche (EMI) che superano i limiti stabiliti per questa apparecchiatura. Qualsiasi EMI causata a seguito di modifiche al materiale consegnato è di esclusiva responsabilità dell'utente. A. Informazioni aggiuntive 683719 | 2019.10.23 Intel
Cronologia delle revisioni
Cronologia delle revisioni della Guida per l'utente di Intel FPGA Download Cable II
Versione del documento | Cambiamenti |
2019.10.23 | Aggiunte le seguenti sezioni:
• Procedura di risoluzione dei problemi di Windows per il cavo di download Intel FPGA II a pagina 18 • Procedura di risoluzione dei problemi per errore durante la scansione dell'hardware – Nessun dispositivo a pagina 20 |
2019.04.01 | Aggiunto nuovo capitolo Regolazione automatica della frequenza TCK per cavo di download Intel FPGA II |
2018.04.19 | Aggiornato Nomi dei segnali della spina femmina a 10 pin e modalità di programmazione a pagina 10 |
Cronologia delle revisioni della Guida per l'utente di Intel FPGA Download Cable II
Data | Versione | Cambiamenti |
Ottobre 2016 | 2016.10.28 | Il nome USB-Blaster II è cambiato in Intel FPGA Download Cable II. |
Dicembre 2015 | 2015.12.11 | Sezioni aggiornate:
• Dispositivi e sistemi supportati • Configurazione dell'hardware USB-Blaster II con il software Quartus II • Voltage Requisiti • Nomi dei segnali della spina femmina a 10 pin e modalità di programmazione |
Settembre 2014 | 1.2 | • Aggiunto che il cavo di download USB-II supporta la chiave AES (Advanced Encryption Standard) e la programmazione dei fusibili.
• Aggiunto il colore del LED magenta alla Figura 1-1 che supporta l'uso di più cavi. • Chiarito un riferimento incrociato che punta a JTAG informazioni temporali. |
Giugno 2014 | 1.1 | • Aggiunta la tabella dei colori dei LED alla Figura 1-1.
• Aggiunto “JTAG sezione Vincoli temporali e forme d'onda”. • Aggiunta la sezione “Modifica della frequenza TCK”. |
Gennaio 2014 | 1.0 | Versione iniziale. |
Documenti / Risorse
![]() |
Intel FPGA Download Cable II Collegamento a spina [pdf] Guida utente FPGA Download Cable II Collegamento a spina, Cavo II Collegamento a spina, Collegamento a spina |