Logo M5STACK

M5STACK C-Plus SE Mini IoT Development Kit

M5STACK-C-Plus-SE-Mini-IoT-Development-Kit-product....

SCHEMA

M5Stick-Plus SE is ESP32 board which based on ESP32-PICO-D4 module, with one LED and one button , The board is made of PC+ABC.M5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig- (1)

Composizione hardware

The hardware of M5Stick-Pusl SE: ESP32-PICO-D4 module, TFT screen, IR transmitter, Red LED, Button, GROVE interface, TypeC-to-USB interface, Power Management chip and battery.ESP32- PICO-D4 is a System-in-Package (SiP) module that is based on ESP32,
providing complete Wi-Fi and Bluetooth functionalities. The module integrates a 4-MB SPI flash. ESP32-PlCO-D4 integrates all peripheral components seamlessly, including a crystal oscillator, flash, filter capacitors and RF matching links in one single package.

  • Schermo TFT is a 1.14-inch color screen driven with a resolution of 135 x 240. Operating voltage range is 2.5N3.3V
  • Chip di gestione dell'alimentazione is X-Powers’s AXPI 92. The operating voltage range is 2.91V6.3V and the charging current is 1.4A.
  • M5Stick-Plus SE equips ESP32 with everything needed for programming, everything needed for operation and development

DESCRIZIONE PIN

INTERFACCIA USB

M5CAMREA Configurazione Interfaccia USB di tipo C, supporta il protocollo di comunicazione standard USB 2.0.M5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig- (2)

INTERFACCIA GROVE

4p disposed pitch of 2.0mm M5CAMREA GROVE interfaces, internal wiring and GND, 5V, GPIO32, GPIO33 connectedM5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig- (3)

DESCRIZIONE FUNZIONALE

This chapter describes the ESP32-PICO-D4 various modules and functions

CPU E MEMORIA

ESP32-PICO-D4 contiene due MCU Xtensa® a 32 bit LX6 a bassa potenza. Memoria su chip composta da:

  • 448 KB di ROM e il programma si avvia per le chiamate alle funzioni del kernel
  • Per un'istruzione da 520 KB e un chip di archiviazione dati SRAM (inclusa memoria flash 8 KB RTC)
  • Memoria flash RTC di 8 KB SRAM, quando l'RTC può essere avviato in modalità Deep-sleep e per la memorizzazione dei dati accessibili dalla CPU principale
  • Memoria lenta RTC, di 8 KB SRAM, accessibile dal coprocessore in modalità Deepsleep
  • Di 1 kbit di eFuse, che è un sistema a 256 bit specifico (indirizzo MAC e un set di chip); i restanti 768 bit riservati al programma utente, questi programmi Flash includono crittografia e ID chip

DESCRIZIONE DELLA CONSERVAZIONE

Flash e SRAM esterni
ESP32 supporta più flash QSPI esterni e memoria ad accesso casuale statico (SRAM), con una crittografia AES basata su hardware per proteggere i programmi e i dati dell'utente.

  • ESP32 accede a QSPI Flash e SRAM esterni tramite memorizzazione nella cache. Lo spazio del codice Flash esterno fino a 16 MB è mappato nella CPU, supporta l'accesso a 8 bit, 16 bit e 32 bit e può eseguire codice.
  • Up to 8 MB external Flash and SRAM mapped to the CPU data space, support for 8-bit, 16-bit and 32-bit access. Flash supports only read operations, SRAM supports read and write operations. ESP32-PICO-D4 4 MB of integrated SPI Flash, the code can be mapped into CPU  space, support for 8-bit, 16-bit and 32-bit access, and can execute code. Pin GPIO6 ESP32 of, GPIO7, GPIO8, GPIO9, GPIO10 and GPIO11 for connecting module integrated SPI Flash, not recommended for other functions.
CRISTALLO
  • ESP32-PICO-D4 integra un oscillatore a cristallo da 40 MHz.
GESTIONE RTC E BASSI CONSUMI

ESP32 utilizza tecniche avanzate di gestione dell'alimentazione che possono essere commutate tra diverse modalità di risparmio energetico. (Vedi tabella 5).

  • Modalità di risparmio energetico
    • Modalità attiva: il chip RF è in funzione. Il chip può ricevere e trasmettere un segnale sonoro.
    • Modalità di sospensione modem: la CPU può funzionare, l'orologio può essere configurato. Banda base Wi-Fi/Bluetooth e RF
    • Modalità Light-sleep: CPU sospesa. RTC e funzionamento con coprocessore ULP di memoria e periferiche. Qualsiasi evento di attivazione (MAC, host, timer RTC o interrupt esterno) riattiverà il chip.
    • Modalità Deep-sleep: solo la memoria RTC e le periferiche in stato di funzionamento. Dati di connettività Wi-Fi e Bluetooth memorizzati nell'RTC. Il coprocessore ULP può funzionare.
    • Modalità ibernazione: l'oscillatore a 8 MHz e un coprocessore ULP integrato sono disabilitati. La memoria RTC per ripristinare l'alimentazione è interrotta. Solo un timer orologio RTC situato sull'orologio lento e alcuni GPIO RTC al lavoro. RTC L'orologio o il timer RTC possono essere riattivati ​​dalla modalità di ibernazione GPIO.
  • Modalità sonno profondo
    • modalità di sospensione correlata: modalità di risparmio energetico che passa dalla modalità Attivo, Modem-sleep, Light-sleep. CPU, Wi-Fi, Bluetooth e intervallo di tempo preimpostato per essere riattivati, per garantire la connessione Wi-Fi/Bluetooth.
    • Metodi di monitoraggio del sensore a bassissima potenza: il sistema principale è in modalità Deep-sleep, il coprocessore ULP viene periodicamente aperto o chiuso per misurare i dati del sensore. Il sensore misura i dati, il coprocessore ULP decide se riattivare il sistema principale.

Funzioni in diverse modalità di consumo energetico: TABELLA 5

M5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig-9....

CARATTERISTICHE ELETTRICHE

PARAMETRI LIMITE

Tabella 8: Valori limiteM5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig- 5

  1. VIO al pad di alimentazione, fare riferimento Specifiche tecniche ESP32 Appendice IO_MUX, come SD_CLK di Alimentazione per VDD_SDIO.
FREQUENZA RADIO WIFI

Tabella 9: Caratteristiche RF Wi-Fi

M5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig- 6

RADIO BLUETOOTH A BASSA POTENZA

ricevitore

Tabella 10: Low-power Bluetooth receiver characteristicsM5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig- 7

lanciatore

Tabella 11: Characteristics of Low Power Bluetooth transmitter

M5STACK-C-Plus-SE-Mini-IoT-Development-Kit-fig-8

Avviso FCC

Attenzione FCC:
Eventuali modifiche o cambiamenti non espressamente approvati dalla parte responsabile della conformità potrebbero invalidare l'autorità dell'utente a utilizzare l'apparecchiatura. Questo dispositivo è conforme alla parte 15 delle Norme FCC. Il funzionamento è soggetto alle seguenti due condizioni: (1) Questo dispositivo non può causare interferenze dannose e (2) questo dispositivo deve accettare qualsiasi interferenza ricevuta, comprese le interferenze che possono causare un funzionamento indesiderato.

NOTA IMPORTANTE:
Note: This equipment has been tested and found to comply with the limits for a Class B digital device, pursuant to part 15 of the FCC Rules. These limits are designed to providereasonable protection against harmful interference in a residential installation. This equipment generates, uses and can radiate radio frequency energy and, if not installed and used in accordance with the instructions, may cause harmful interference to radio communications. However, there is no guarantee that interference will not occur in a  particular installation. If this equipment does cause harmful interference to radio or television  reception, which can be determined by turning the equipment off and on, the user is encouraged to try to correct the interference by one or more of the following measures:

  • Reorient or relocate the receiving antenna. — Increase the separation between the equipment and receiver. — Connect the equipment into an outlet on a circuit different from that to which the receiver is connected.
  • Per assistenza, consultare il rivenditore o un tecnico radio/TV esperto.

Dichiarazione FCC sull'esposizione alle radiazioni: questa apparecchiatura è conforme ai limiti di esposizione alle radiazioni FCC stabiliti per un ambiente non controllato. Questa apparecchiatura deve essere installata e utilizzata con una distanza minima di 20 cm tra il radiatore e il corpo.

Documenti / Risorse

M5STACK C-Plus SE Mini IoT Development Kit [pdf] Istruzioni
C-Plus SE, C-Plus SE Mini IoT Development Kit, Mini IoT Development Kit, IoT Development Kit, Development Kit

Riferimenti

Lascia un commento

Il tuo indirizzo email non verrà pubblicato. I campi obbligatori sono contrassegnati *